近日,IEEE 第十六届国际 ASIC 会议在昆明举行,长鑫存储副总裁李红文在ASICON闭幕会议上分享了长鑫存储在智能制造、芯片人才培养等领域的情况,也与业内人士分享了长鑫存储今年在产品研发上的重要进展:目前长鑫存储已经正式推出LPDDR5X系列产品,另外正在研发一款厚度仅为0.58mm的LPDDR5X,如果这款产品成功量产,将会是业内最薄的LPDDR5X产品。
据了解,长鑫存储这次展示的LPDDR5X产品系列,包括了12GB、16GB、24GB、32GB 容量的多种封装解决方案的产品,速率从8533Mbps,9600Mbps到10677Mbps都有覆盖。
虽然闭幕演讲并未透露具体的产品及技术细节,但在活动期间长鑫存储的技术分享中可以管窥LPDDR5X产品的一些创新点。
在名为《Low Power DRAM Interface Evolution and Challenges》的技术分享中,长鑫存储分享人Kevin Gao介绍了目前低功耗产品在带宽、电压、时钟树设计、封装及系统架构方面的一些趋势。
目前行业内比较主流的封装方式一个是POP封装。POP(Package on Package)封装是一种高密度三维堆叠封装技术,主要用于将逻辑芯片(如处理器/AP)和DRAM存储芯片垂直堆叠在同一封装内,显著节省PCB空间并提升性能。此前长鑫存储官宣的LPDDR5芯片则是基于此封装形式的产品。
另外一种是MCP封装:MCP封装是传统多芯片封装,通常将同类芯片(如多颗DRAM或NAND闪存)或简单组合(如DRAM+NOR Flash)集成在一个封装内。MCP封装的升级版就是uMCP,强调异构集成和通用性,通常将DRAM、NAND闪存与UFS(通用闪存存储)控制器集成在一起,形成完整的存储子系统,功能更复杂,可直接作为更高性能的存储模块使用,支持高速接口标准。
uMCP封装虽然能实现高速接口标准,但由于DRAM和UFS产品需要绑定封装,影响产品灵活性,也带来了测试周期长、整体良率提升难度大等问题,且长期依赖进口。长鑫存储的uPoP封装帮助国内手机厂商实现闪存和内存的分开生产及组装。
Kevin在演讲中提及了长鑫存储目前正在开发的HiTPoP封装技术,这个封装技术严格遵循JEDEC(固态技术协会)制定的焊球布局标准,确保与现有主板设计兼容,但通过减薄技术,有望改善因SoC温升导致的DRAM高速IO性能瓶颈。虽然分享并未透露更多的技术细节,但这一技术如果成功量产,无疑会助力国产LPDDR5X继续突破性能瓶颈。
封装创新正成为国产移动产业链破局的关键抓手。过去,国际存储巨头通过芯片封装捆绑模式主导市场,如今长鑫存储的uPOP等创新技术,与国产SoC等厂商的异构集成能力形成合力,共同推动高性能低功耗解决方案落地。这种存储-计算-封装的垂直协同,不仅加速了终端产品的国产化替代,也将逐步重构移动生态的全球竞争格局。
总结来说,随着长鑫存储创新性的LPDDR5X产品的量产,将进一步缩小与头部DRAM大厂之间的技术差距,对于国内电子产业关键供应链的自主具有重要的推动意义。
编辑:芯智讯-浪客剑